工程爆破的FPGA多路同步数据采集控制器
详细信息 本馆镜像全文    |  推荐本文 | | 获取馆网全文
摘要
介绍了一种在工程爆破振动数据采集中应用的控制器设计方案。系统采用Altera公司的FPGA作为主控制器芯片,其中集成控制逻辑单元与NiosⅡ软核嵌入式处理器二者结合成为单芯片控制器方案。控制器运用多路FIFO进行数据缓冲,顺序传输数据至外部存储器,实现了多路数据的同步采集。单芯片处理器电路结构设计简单可靠,系统采集了同步的振动数据,在实际工程的振动分析、监测应用中取得了较好的效果。
An embedded system controller is provided for blast vibration data acquisition.Altera FPGA is used for main controller,in which the logic unit and the NiosⅡ core are embedded in the FPGA as a single chip scheme.The FIFO memories are used as the buffer for parallel data,and then the data is transported to SDRAM.The single chip design is simple and reliable.The acquired synchronous data support blast vibration analysis and monitoring.
引文
[1]张雪亮,黄树堂.爆破地震效应[M].北京:地震出版社,1981.
    [2]孟吉复,惠新斌.爆破测试技术[M].北京:冶金工业出版社,1992.
    [3]张立.爆破器材性能与爆炸效应测试[M].合肥:中国科学技术大学出版社,2006.
    [4]言志信,等.爆破地震测试及建筑结构安全标准研究[J].岩石力学与工程学报,2003,22(11):1907-1911.
    [5]周朝阳,等.基于FPGA的多通道串行A/D转换器的控制器设计[J].现代电子技术,2008(20):55-58.
    [6]Kirianaki N V.Data acquisition and signal processing forsmart sensors[M].John Wiley&Sons,2001:51-58.
    [7]张东升,等.基于FPGA的高速采集系统设计与实现[J].电子技术应用,2006(5):76-77.
    [8]Texas Instruments.12-Bit Micro Power Sampling Analog-To-Digital Converter,2000.
    [9]Peter Wilson.FPGA设计实战[M].杜生海,译.北京:人民邮电出版社,2009.
    [10]EDA先锋工作室.Altera FPGA/CPLD设计[M].北京:人民邮电出版社,2011.
    [11]Altera Corporation.NiosII Software Developer s Hand-book,2009.
    [12]Altera Corporation.Embeded Design Handbook,2011.

版权所有:© 2023 中国地质图书馆 中国地质调查局地学文献中心