基于FPGA的多种高效编码和调制技术的研究与实现
详细信息    本馆镜像全文|  推荐本文 |  |   获取CNKI官网全文
摘要
本论文介绍了几种编码和调制技术的基本原理和课题的总体实现结构,重点分析和讨论了滚降系数可调的成形滤波、内插技术以及滤波器中乘法器、加法器的实现方法。通过外部控制器可对FPGA内部设计的多项参数进行设置,可支持32.000kbps~4.096Mbps范围内的多速率数据传输,适用于各种信道限带性能要求的传输系统。本论文使用一片FPGA芯片实现了信道编码(包括数据加扰、差分编码、卷积码、RS码、交织等)、多种调制方式(BPSK、QPSK、π/4-QPSK、TC8PSK、16QAM)、成形滤波器、多级内插、上变频器、具有连续/突发信号模式的数据源。将本论文的成果移植到某单位的信号源研制平台,基本上可以满足现阶段研制和维修解调设备对信号源的需求,因此具有较高的使用价值。
This paper introduces the basic principle of several codes and modulation techniques and the overall implementation structure under the topic, focuses on the analysis and discussion of pulse shaping filter and interpolation technology with roll off factor able to be adjusted and the implementation methods of multiplier and adder in filters. The variable multi-parameters inside FPGA can be set by an external controller, to support the multi-speed data transmission within the scope from 32.000 kbps to 4.096 Mbps and apply to transmission systems with different band-limited performances of signal channels. The project in this paper realizes with a FPGA chip channel coding (including data scramble, difference code, convolutional code, RS code and interleaving), multiple modulations (BPSK, QPSK,π/4-QPSK, TC8PSK, 16QAM), pulse shaping filter, multi-level interpolation, upconverter and data source with continuous/burst signal. The research results of this paper, if used in the signal source research platform of some institute, can basically meet the demand imposed by research and maintenance of demodulation equipment on signal source. That shows the value of this paper.
引文
[1]潘亚汉,朱自强,张志强.现代卫星通信调制解调技术的发展(下)[J].微波与卫星通信,1998年第1期.
    [2]晏坚,马正新,杨宝国等.一种参数可变的BPSK/QPSK数字突发调制器的ASIC实现[J].无线电工程,2001年 第31卷 第5期.
    [3]G.Proakis著.张力军,张宗橙,郑宝玉等译.数字通信(第四版)[M].北京;电子工业出版社,2005.4
    [4]INTELSAT EARTH STATION STANDARDS(IESS)Document IESS-310(Rev.1)[R].November 1998.
    [5]吴继华,王诚著.Altera FPGA/CPLD设计(高级篇)[M].北京;人民邮电出版社,2005.7.
    [6]耿光辉.16QAM基带Modem的FPGA芯片设计[D].西北工业大学硕士论文.2005.
    [7]Wentao Li.A DSP-Based π/4-DQPSK Modem[D].Saskatchewan Saskatoon大学硕士论文.1999.
    [8]胡广书著.数字信号处理--理论、算法与实现(第二版)[M].北京;清华大学出版社,2003.8.
    [9]潘松,黄继业,王国栋著.现代DSP技术[M].西安;西安电子科技大学出版社,2003.8.
    [10]Cyclone Ⅱ Device Handbook,Volume 1.Altera Corporation.2006.
    [11]Bernard Sklar著.徐平平,宋铁成,叶芝慧等译.数字通信--基础与应用(第二版)[M].北京;电子工业出版社,2005.10.
    [12]Hong Y.Chung and Stephen G.Wilson.Multimode Modulation and Coding of QAM[J].IEEE Trans.on Commun.,Vol.41,No.1,pp.1-6.January 1993.
    [13]邹翊,匡镜明.利用FPGA技术实现数字通信中的交织器和解交织器[J].电子技术应用.2000年第10期.
    [14]宗孔德著.多抽样率信号处理[M].北京;清华大学出版社,1996.
    [15]蒋小龙.算术逻辑部件设计[J].2001.5.
    [16]蒋小龙.定点乘法器设计[J].2002.12.
    [17]飞思科技产品研发中心著.Matlab 7基础与提高[M].北京;电子工业出版社,2005.4.
    [18]王诚,吴继华等著.Altera FPGA/CPLD设计(基础篇)[M].北京;人民邮电出版社,2005.7.
    [19]W.T.Webb and R.Steele.Variable rate QAM for Mobile Radio[J].IEEE Trans.on Commun,, Vol.43,No.7,pp.2223-2230.July 1995.
    [20]孙屹,李妍著.Matlab通信仿真开发手册[M].北京;国防工业出版社,2005.1.
    [21]杨小牛,楼才义,徐建良著.软件无线电原理与应用[M].北京;电子工业出版社,2001.1.
    [22]信号分析专业教程(中)[M].2006.2.
    [23]樊昌信,詹道庸,徐炳祥等.通信原理(第四版)[M].北京;国防工业出版社,1995.10.
    [24]赵民建,袁梦涛,李式巨等.全数字多星座图可变符号率QAM调制器[J].电路与系统学报,2001年第6卷第1期.
    [25]Floyd M.Gardner.Interpolation in Digital Modems-Part Ⅰ;Fundamentals[J].IEEE Trans.on Commun.,Vol.41,No.3,pp.501-507,March 1993.
    [26]Lars Erup,Floyd M.Gardner,and Robert A.Harris.Interpolation in Digital Modems-Part Ⅱ;Implementation and Performance[J].IEEE Trans.on Commun.,Vol.41,No.6,pp.998- 1008,June 1993.
    [27]Ian A.Young.A PLL Clock Generator with 5 to 110 MHz of Lock Range for Microprocessors[J].IEEE J.Solid-State Circuits,Vol.27,pp.1599-1606,November 1992.
    [28]A Technical Tutorial on Digital Signal Synthesis[M].Analog Devices Inc.,1999.
    [29]朱冰莲,梁立宏.一种MQAM调制器的设计与实现[J].电子技术应用,2005年第2期.
    [30]王华,王政,解延安.宽带多速率通用数字调制器的设计与实现[J].北京理工大学学报,2006年8月第26卷第8期.
    [31]Dean Banerjee.PLL Performance,Simulation,and Design(4th Edition)[M].National Semiconductor Inc.,2006.
    [32]熊磊,高培军,牟丹.基于FPGA的高速数字锁相环的设计与实现[J].电子技术应用.2004年第12期.
    [33]张厥盛,郑继禹,万心平.锁相技术[M].西安;西安电子科技大学出版社,1994.
    [34]李肃刚,杨志家.一种改进的全数字锁相环设计[J].微机算计信息.2005年第15期.
    [35]Digital Phase-Locked Loop Design Using SN54/74LS297(Rev.B)[J].TI Inc.,1997.
    [36]文安平.平方根升余弦滚降数宁滤波器的设计与实现[J].信息技术,2005年第9期.
    [37]郑应强,于素芬,张振仁.基于半带滤波器的2~N倍数字内插及其DSP的实现[J].机电工程技术,2005年第34卷第2期.
    [38]谢纪刚,龙海南,李芬华.基于CPLD的基带成形数字滤波器的多相结构设计[J].河北大学学报(自然科学版),2002年9月第22卷第3期.
    [39]Fred Mintzer.On Half-Band,Third-Band,and Nth-Band FIR Filters and Their Design[J].IEEE Trans.on Acoustics,Speech,and Signal Processing,Vol.ASSP-30,No.5,pp.734-738,October 1982.
    [40]Eugene B.Hogenauer.An Economical Class of Digital Filters for Decimation and Interpolation[J].IEEE Trans.on Acoustics,Speech,and Signal Processing,Vol.ASSP-29,No.2,pp.155- 162,April 1981.