用户名: 密码: 验证码:
高速FIR滤波器设计与FPGA实现
详细信息   全文下载|推荐本文 |
  • 出版年:2007
  • 作者:鲁迎春;李祥;汪壮兵
  • 单位1:合肥工业大学理学院
  • 出生年:1979
  • 职称:助教
  • 语种:中文
  • 作者关键词:有限长度脉冲响应数字滤波器;现场可编程逻辑门阵列;乘法累加器;分布式算法
  • 起始页:1705
  • 总页数:3
  • 刊名:合肥工业大学学报
  • 是否内版:否
  • 刊频:月刊
  • 创刊时间:1956
  • 主管单位:中华人民共和国教育部
  • 主办单位:合肥工业大学
  • 主编:杨伯源
  • 地址:合肥市屯溪路193号
  • 邮编:230009
  • 电子信箱:hefe@chinajournal.net.cn;XBZK@hfut.edu.cn
  • 卷:30
  • 期:12
  • 期刊索取号:P806.6 223
  • 数据库收录:中国期刊方阵期刊;全国中文核心期刊;美国《化学文摘》(CA);俄罗斯《文摘杂志》(AJ);德国《数学文摘)》(ZBL MATH);美国《剑桥科技文摘》(CSA);中国科技论文统计分析数据库(CSTPCD);中国科学引文数据库核心库(CSCD);中国学术期刊综合评价数据库;《中国期刊方阵》;《中文核心期刊要目总览》;《中国期刊网》;《中国学术期刊(光盘版)》;《万方数据——数字化期刊群》;《中国核心期刊(遴选)数据库》
  • 核心期刊:全国中文核心期刊;中国科学引文数据库核心库(CSCD);《中文核心期刊要目总览》;《中国核心期刊(遴选)数据库》
摘要
文章主要研究了基于传统的乘累加(MAC)结构的FIR滤波器设计的2种方法,在此基础上研究了一种新的基于分布式算法(DA)的FIR滤波器设计的硬件结构,分析了DA算法结构较MAC结构的优点。最后设计了一个8阶8bits的基于DA结构的FIR低通滤波器,并在Altera FPGA上进行硬件实现。

© 2004-2018 中国地质图书馆版权所有 京ICP备05064691号 京公网安备11010802017129号

地址:北京市海淀区学院路29号 邮编:100083

电话:办公室:(+86 10)66554848;文献借阅、咨询服务、科技查新:66554700