摘要
针对现有闭锁机构闭锁线、查询线两线共存,靠软件实现闭锁动作等问题,分析了硬件闭锁设计要求,提出硬件闭锁设计中应减小元件损坏的可能性,实现低功耗设计和信号传输.从闭锁信号输入、闭锁信号输出、闭锁信号耦合3方面进行了硬件电路的仿真设计.根据仿真结果及系统架构,选取触发器、MOS管搭建数字电路,将闭锁信号设置成高低可控的电平信号,解决了闭锁信号远距离传输及双向可控输出的问题,设计了1套简单实用的单总线硬件闭锁机构,并对其进行实验室测试.单总线硬件闭锁机构闭锁响应时间11ms,工作电流2mA,确定了电路的可靠性.