JPEG2000编码器的高性能VLSI结构
详细信息    查看全文 | 下载全文 | 推荐本文 |
摘要
本文提出一种JPEG2000编码器的高性能VLSI结构,该结构在功能上共包含三部分,即离散小波变换、块编码器(即由比特平面编码器、MQ编码器和率失真截取组成的优化截取内嵌码块编码)以及存储管理单元.在离散小波变换实现中,采用高性能基于行的提升实现方式,支持5/3可逆和9/7不可逆两种滤波,可以在较低的硬件开销下获得更高的计算精度;为提高块编码器效率,采用比特平面并行结构和高效的MQ编码器分别提高并行度和硬件利用率,同时采用适于硬件实现的率失真优化截取结构降低处理时间;出于降低功耗考虑,存储管理单元根据图像尺寸将码流存储在片内和片外资源之间进行切换.基于Verilog硬件描述语言,本文提出的结构在基于Xilinx Virtex-6的FPGA平台上进行了原型设计,且实验结果表明本结构可以达到每秒120M像素点的吞吐率.

© 2004-2018 中国地质图书馆版权所有 京ICP备05064691号 京公网安备11010802017129号

地址:北京市海淀区学院路29号 邮编:100083

电话:办公室:(+86 10)66554848;文献借阅、咨询服务、科技查新:66554700