一种用于可见光通信的数字基带收发机电路设计
详细信息    查看全文 | 推荐本文 |
  • 英文篇名:Circuit Design of a Digital Baseband Transceiver for Visible Light Communication
  • 作者:徐良峙 ; 白雪飞
  • 英文作者:Xu Liangzhi;Bai Xuefei;Department of Electronic Science and Technology, University of Science and Technology of China;
  • 关键词:可见光通信 ; 8b/10b ; 升余弦滤波器 ; 位同步 ; 帧同步
  • 英文关键词:Visible light communication(VLC);;8b/10b;;square root raised cosine(SRRC) filters;;bit synchronization;;frame synchronization
  • 中文刊名:DZJS
  • 英文刊名:Electronic Technology
  • 机构:中国科学技术大学电子科学与技术系;
  • 出版日期:2018-05-25
  • 出版单位:电子技术
  • 年:2018
  • 期:v.47;No.509
  • 语种:中文;
  • 页:DZJS201805020
  • 页数:4
  • CN:05
  • ISSN:31-1323/TN
  • 分类号:71-74
摘要
文章介绍了一种可用于可见光通信的数字基带传输收发机电路设计,该数字系统采用OOK调制方式,由发送模块和接收模块两部分构成。文章对该系统中的关键模块进行了介绍,并基于FPGA平台对整个系统做了验证。结果表明,系统有效数据传输速率可达15.88Mbps,可以流畅传输720p视频。
        A digital baseband transceiver circuit design for visible light communication is proposed in this paper. The digital system adopts OOK modulation method, and consists of sending module and receiving module. The paper demonstrates key modules of the system and implements function verification on FPGA board. The result indicates that the whole system can achieve 15.88 Mbps effective data transfer rate and 720 p videos can be smoothly transmitted.
引文
[1]Liane G,Anagnostis P,Jonas H,et al.High-Speed Visible Light Communication Systems[J].IEEE Communications Magazine,2013,51(12):60-66.
    [2]Widmer A X,Franaszek P A.A DC-Balanced,Partitioned-Block,8B/10B Transmission Code[J].IBM Journal of Research and Development,1983,27(5):440-451.
    [3]张晴.基于FPGA的SRRC数字滤波器设计与实现[J].电子技术,2015(4):78-84,77.
    [4]杜勇,路建功,李元洲.数字滤波器的MATLAB与FPGA实现[M].北京:电子工业出版社,2012.
    [5]随则辉,常文革.基于m序列同步的FPGA实现[J].现代电子技术,2014,37(21):41-44.

© 2004-2018 中国地质图书馆版权所有 京ICP备05064691号 京公网安备11010802017129号

地址:北京市海淀区学院路29号 邮编:100083

电话:办公室:(+86 10)66554848;文献借阅、咨询服务、科技查新:66554700