一种减小DRAM节电模式下静态功耗的方法
详细信息    查看全文 | 推荐本文 |
  • 作者:刘静
  • 关键词:静态功耗 ; 控制选通电路 ; 模拟集成电路
  • 中文刊名:ELEW
  • 英文刊名:Electronics World
  • 机构:西安紫光国芯半导体有限公司;
  • 出版日期:2017-04-23
  • 出版单位:电子世界
  • 年:2017
  • 期:No.518
  • 语种:中文;
  • 页:ELEW201708093
  • 页数:1
  • CN:08
  • ISSN:11-2086/TN
  • 分类号:123
摘要
本文介绍了一种减小DRAM节电模式下静态功耗的电路及方法。通过降压器件和输出选择器件,使得DRAM芯片在正常操作模式下,仍然使用预定的内部供电电压;而在节电模式下,使用一个降低了的内部供电电压。从而实现了既不增加芯片面积,又能实现大大减小DRAM节电模式下静态功耗的功能。
        
引文
[1]Thomas Vogelsang.Understanding the Energy Consumption of Dynamic Random Access Memories[J].IEEE Internet Computing,2010.

© 2004-2018 中国地质图书馆版权所有 京ICP备05064691号 京公网安备11010802017129号

地址:北京市海淀区学院路29号 邮编:100083

电话:办公室:(+86 10)66554848;文献借阅、咨询服务、科技查新:66554700