DS-UWB基带组帧系统的研究及电路实现
详细信息    本馆镜像全文|  推荐本文 |  |   获取CNKI官网全文
摘要
超宽带通信(UWB)是近年来通信领域兴起的一种新无线互连技术。在UWB的发展过程中,存在两种主流技术方案:基于正交频分复用(OFDM)技术的MBOA和直接序列UWB(DS-UWB)。
     目前DS-UWB理论已经比较成熟,所以电路实现DS-UWB已经成为一种趋势。本文是基于DS-UWB对基带组帧的电路实现进行的研究。基带组帧在通信系统中有着非常重要的地位,它在发送端对数据进行信源编码、信道编码、交织等处理,使得在接收端可以准确的还原数据。
     本文首先对基带组帧系统的处理对象基带帧进行了详细的介绍。介绍了帧的各个部分,以及每个部分所代表的内容。
     其次,详细分析了扰码、卷积编码和交织的原理及算法,并从实时性和结构复杂度方面对几种交织方式进行比较,确定了卷积交织方式。同时根据IEEE 802.15.3a协议,确定了组帧系统的设计方案:扰码、(2,1,6)卷积编码和(7×10)卷积交织。根据这个方案,在MATLAB上搭建了组帧系统和解帧系统。为了直观的显示结果,用512×512像素的lenna图做为输入数据,经过组帧和解帧系统后,还原出来的数据和原始数据进行比较。两者一致证明了系统算法设计正确。
     接着,根据IEEE 802.15.3a协议和FREESCALE的XS110系列芯片中的MC270123数据手册,完成了组帧系统和Ⅻ接口的电路设计。设计使用Verilog HDL描述语言,QUARTUSⅡ5.0仿真、综合工具。文中对整个系统及几个主要子模块的工作原理作了介绍,并给出了各个模块的仿真结果。文中也对同步FIFO和异步FIFO进行了电路设计,电路在QUARTUSⅡ5.0环境下进行综合、布局布线和后仿,并在写时钟20ns,读时钟40ns的情况下对深度为16的异步FIFO作了FPGA验证。证明异步FIFO设计正确。
     最后,设计了系统的测试电路,在CycloneⅡ可编程逻辑阵列中对整个系统进行了验证测试。在20ns系统时钟下,输入确定的4000比特数据,同时把这4000比特数据用MATLAB进行组帧,把电路运行的结果跟MATLAB的结果进行比较。两种方法的结果一致,表明设计的电路正确。
UWB is a new wireless communication technology in recent years. During the development of UWB,there are mainly two groups MBOA with the key techonology OFDM and DS-UWB competing for the standard.
    Circuit realization is possible as the theory of DS-UWB is mature. The reaserch in this paper is on ciruit design of system constructing frame in base-band of DS-UWB.This system takes a very important position in communication system. The system mainly including three modules source encode,channel encode and interleaver can be used to ensure the data correctly recovered in destination.
    At first, this paper introduces the frame of baseband in detail. The introduction contains the structure of the frame and what each part means.
    Secondly, analyzes the arithmetic of these three modules scrambler、 convolution encode and interleaver detailedly.Besides, this paper compares convolution interleaver with other two interleaver ways in aspect of real time and the complexity of the circuit structure, and chooses the convolution interleaver in the end. According to the protocol IEEE 802.15.3a, this paper confirms the design scheme of system constructing frame in base-band scrambler,convolution encode with parameter (2,1,6) and convolution interleaver with parameter 7x10. The platform of system constructing frame in baseband is constructed in MATLAB in this paper, and also the platform of the system revivification the baseband frame for test. The data from 512x512 picture lenna is as the system's input data so the result can be shown directly. The data goes through the system constructing frame in baseband and the system revivification the baseband frame, and the data got in destination are as same as the source data. So the system's function design is correct.
    Thirdly, According to the protocol IEEE 802.15.3a and data sheet of MC270123 in XS110
    chip series from Freescale, this paper designs the constructing frame in baseband system and XII interface between MC270123 and MC270143.The system's circuit is described in verilog HDL, synthsised and simulated by QUARTUS II 5.0 . There are introductions about the system's and submodules' working principle in this paper. In this paper, the simulation result of each module is given. Besides, this paper has research on synchronous FIFO and asynchronous FIFO. The asynchronous FIFO with depth 16 words is validated on FPGA, at the situation of the period of writing clock 20ns and the period of reading clock 40ns. The result is given in picture in this paper.
    At last, this paper constructs the test system for the whole system and validates it on FPGA in series of cyclone II. The test system whose input is 4000 bits fixed data works in the clock with the period of 20ns.simultaneously ,the 4000 bits fixed data are processed by the system constructing frame in base-band in MATLAB. Comparing the output of circuit test system with the result in MATLAB shows they are same. So the system's circuit design can work correctly.
引文
【1】 David Geer. "UWB Standardization Effort Ends in Controversy". Computer[J]. 2006, vol. 39, no. 7: pp. 13-16.
    【2】 Tan-Hsu Tan, Kuan-Chih Lin. "Performance of Space-Time Block Coded MB-OFDM UWB Systems" [C]. cnsr, 4th Annual Communication Networks and Services Research Conference (CNSR'06) . 2006. pp. 323-327.
    【3】 Ibrahim S. Raad, Xiaojing Huang, Darryn Lowe. "A Study of Different Angles for the New Spread Matrix for BSOFDM in UWB Channels"[C] . icwmc,Third International Conference on Wireless and Mobile Communications (ICWMC'07), . 2007. p. 67.
    【4】 Arjunan Rajeswaran, Gyouhwan Kim, Rohit Negi. "A Scheduling Framework for U'WB & Cellular Networks"[C]. broadnets, First International Conference on Broadband Networks (BROADNETS'04). 2004. pp. 386-395.
    【5】 Matthew D'Souza, Adam Postula. "Architecture of Wireless Sensor Node using Novel Ultra-Wideband Modulation Scheme" [C] . dsd, Euromicro Symposium on Digital System Design (DSD'04). 2004. pp. 579-586.
    【6】 Kazimierz Siwiak,Debra McKeown.Ultra-Wideband Radio Technology[S].(张中兆,沙学军等译).北京:电子工业出版社,2005.33-37.
    【7】 张正琛,毕光国.两种标准方案角力[N].计算机世界报.第38、39期:B7.
    【8】 Michael Mc Laughlin. DS-UWB Physical Layer Submission to 802.15 Task Group 3a[S]. IEEE PS02.15-04/0137r3. 2005-7.
    【9】 付少忠,杨家玮.并行扰码和解扰的实现[J].工程应用.2004年,第34卷第4期.61-63.
    【10】 柳利军,李德芳等.并行扰码模块的FPGA设计[J].新型电子器件.2004年,第2期.7-8.
    【11】 樊昌信,张甫翊等编著.通信原理[M].第5版.北京:国防工业出版社,2003年:303-315.
    【12】 王新梅,肖国镇编著.纠错码[M].修订版.西安:西安电子科技大学出版社,1991年:378-415.
    【13】 陈启亮.数字广播系统中信道编解码的研究[D].西安:西安理工大学,2006年:
    【14】 鲁业频编著.数字电视基础[M].北京:电子工业出版社,2002年:155-156.
    【15】 李轶,范跃祖等.串行级联卷积码内交织器的优化设计[J].北京航空航天大学学报.2003年, 第29卷(第2期):103-107.
    【16】 毕文斌,王永生.几种Turbo码交织器的性能分析[J].遥测遥控.2003年,第24卷(第2期): 28-31.
    【17】 赵光玲,吴乐南.几种用于Turbo码的交织器分析[J].应用科学学报2002年,第20卷第1期.38-41.
    【18】 叶宇煌,蒲建发.基于FPGA的交织器的设计与实现[J].福州大学学报2003年,第31卷第6期.656-658.
    【19】 吴骞,郭兵,王毫才.一种新的高校Turbo码交织器设计[J].系统工程与电子技术.2004年, 第26卷第7期.958-960.
    【20】 邹翊,匡镜明.利用FPGA技术实现数字通信中的交织器和解交织器[J].电子技术应用.
    【21】 Freescale semiconductor Inc.. MC270123 Ultra-Wideband Baseband Controller[P]. 2004:
    【22】 夏宇闻编著.verilog数字系统设计教程[M].第1版.北京:北京航空航天大学出版社,2003年:359-365.
    【23】 Vijia A. Nebhrajani著:.Aynchronous FIFO architectures[N].
    【24】 沙燕萍,皇甫伟,曾烈光.异步FIFO的VHDL设计[J].电子技术应用.
    【25】 徐世伟,刘严严,刘红侠. 异步时钟亚稳态及FIFO标志位的产生[J].集成电路应用.2006年,第11期.99-102.
    【26】 王纲毅,王振华,田金文,柳健.读写数据宽度不同的异步FIFO设计[J].计算机与数字工程.2005年,第33卷第6期.107-110.
    【27】 周磊,朱礼安等. 一种新结构异步FIFO的ASIC设计[J].南京师范大学学报.2005年,第5卷第2期.14-17.
    【28】 杜旭,王夏泉.ASIC中的异步时序设计[J].微电子学,2004,34(5):522-525.
    【29】 Clifford E. Cummings. Synthesis and Scripting Techniques for Designing Multi-Asynchronous Clock Designs[N] . SNUG San Jose : 2001.
    【30】 Clifford E. Cummings. Simulation and Synthesis Techniques for Asynchronous FIFO Design with Asynchronous Pointer Comparisons[N]. SNUG San Jose: 2002.
    【31】 谢修祥,王广生.异步多时钟系统的同步设计技术[J].电子工程师.2005年,第31卷第5期.
    【32】 段波.格雷码及其转换的应用[J].国外建材科技,2005年,第26卷(第4期):68-69.
    【33】 吴兰.DS-UWB超宽带通信系统关键技术的研究[D].西安:西安理工大学,2006年:
    【34】 吴继华,王诚编著.Altera FPGA/CPLD设计.基础篇[M].北京:人民邮电出版社,2005年:
    【35】 吴继华,王诚编著.Altera FPGA/CPLD设计.高级篇[M].北京:人民邮电出版社,2005年:

© 2004-2018 中国地质图书馆版权所有 京ICP备05064691号 京公网安备11010802017129号

地址:北京市海淀区学院路29号 邮编:100083

电话:办公室:(+86 10)66554848;文献借阅、咨询服务、科技查新:66554700