收发DBF雷达系统中的软件无线电电路研制
详细信息    本馆镜像全文|  推荐本文 |  |   获取CNKI官网全文
摘要
软件无线电技术因其通用性、灵活性、开放性等特点,越来越被广泛应用于无线通信、雷达、电子对抗等领域。它的主要思想是构造一个具有开放性、标准化、模块化的通用硬件平台,并最大限度通过软件实现各种功能。本文根据收发DBF体制雷达系统项目的实际需要,设计并研制了十通道中频收发软件无线电电路,完成了整个电路的软硬件设计和调试测试,包括:原理图设计、PCB版图设计、接口程序设计与调试、电路性能测试以及电路系统功能设计与验证等。所设计电路满足DBF系统指标要求,并已经在实际系统中应用,电路具有如下特性:
     (1)高速数据采样能力。单板支持10路模拟中频信号输入,ADC电路最高采样率可以达到125MSPS,采用源同步接口通信技术确保高速串行采样数据稳定可靠的传输。目前,单板可实现100MSPS采样率,电路ADC转换有效位数可达9.4位。
     (2)高速数模转换能力。单板支持10路模拟中频信号输出,DAC电路采用并行差分总线进行数据传输,最高采样率达到500MSPS(实际采样率为250MSPS)。实测结果表明:所输出的30MHz中频模拟信号在1kHz带宽内,相噪≤-120dBc/Hz,带内无杂散动态范围≥60dBFS。
     (3)高速光纤数据传输能力。单板可以支持双向3.125Gbps x 2的数据传输速率,满足DBF系统超大数据吞吐量的实际需要。
     (4)强大的数字信号处理和存储能力。单板采用Virtex5系列FPGA芯片作为核心信号处理芯片,可以同时实现十通道数字下变频(DDC)、数字频率合成(DDS)、数据预处理等大量信号处理工作,同时还配有64Mbit DDRII存储器和8Mbit Flash存储器用于数据缓存和非易失性数据存储。
Software defined radio (SDR) technique has lots of excellent features, such as versatility, flexibility, openness and has already been widely used in wireless communication, radar, electronic warfare and other fields. The main idea of SDR is to construct an open, standardized, modular generalized hardware platform, and leaves various functions implemented in software as much as possible. In this thesis, in order to meet the demands of the DBF radar system, a ten-channel IF transmitter-receiver SDR circuit has been designed and developed. The main work of this thesis is the hardware and software design of the circuit, including schematic design, PCB design, interface program debugging, performance testing and system function realization. The circuit designed in this thesis has been used in the DBF radar system and satisfy the requirements of system requirement. The main features of the ten-channel IF transmitter-receiver SDR circuit include:
     1. High-speed data sampling capability. Ten ADC channels are integrated in the circuit. The highest sampling rate of the ADC chips is 125MSPS, using source-synchronous technology to achieve high-speed data transmission. The actual sampling rate of the circuit achieved is 100MSPS with ENOB up to 9.4.
     2. High-speed digital-to-analog converting capability. Ten DAC channels are integrated in the circuit. The highest sampling rate of the DAC chips is 500MSPS, using parallel differential signal bus to achieve high-speed data transmission. The actual sampling rate using in the circuit is 250MSPS, and the phase noise of the ciruit is less than-120dB/Hz in the bandwidth of 1kHz (IF 30MHz) and the spurious free dynamic range is more than 60dBFS.
     3. High-speed fiber data transmission capability. Two fiber modules have been integrated in the circuit for serial high-speed bi-direction data communication with data rate up to 3.125Gbps, which satisfy the large data transmission requirements of DBF system.
     4. Powerful digital signal processing and storage capability. Virtex5 series FPGA has been used as the core signal processor, which achieves 10-channel digital down convert, 10-channel digital signal synthesis and signal pre-processing. Besides,64Mbit DDRII memory and 8Mbit flash memory have been integrated for data caching and non-volatile data storage.
引文
[1]陈方毅.DBF系统中的高速串行数据传输及其同步技术,南京理工大学硕士论文,2008
    [2]吴曼青.数字阵列雷达及其进展,中国电子科学研究院学报,2006年第1期:11-13
    [3]http://www.nallatech.com/Modules/benadc-3g-virtex-4-dual-8-bit-3-gsps-adc.html
    [4]http://www.lyrtech.com/products/micro_digitizer.php
    [5]http://www.lyrtech.com/products/vhs-adc.php
    [6]http://www.acrdt.com/shujucaiji/shujucaiji_2018.html
    [7]杨小牛等.软件无线电原理与应用,北京:电子工业出版社,2001.1
    [8]里德等著.无线电工程的现代方法,北京:人民邮电出版社,2004
    [9]奥本海姆.离散时间信号处理,西安:西安交通大学出版社,2001.9
    [10]Simoes J B. Testing High resolution Digitizers Using Convertional Signal Source. Meas. Sci.Technol.,1998,9:6-11
    [11]李国清等.DBF技术在雷达接收系统中的应用.安徽大学学报,2008年第1期:40-43
    [12]李玮.宽带数字T/R组件中通道均衡理论及实现研究,电子科技大学,2010
    [13]张宁.DBF多路宽带数字接收机的研制,南京理工大学硕士论文,2009
    [14]姜建锋.米波圆接收阵雷达数字波束形成技术,南京理工大学硕士论文,2008
    [15]蔡洪波.雷达DBF处理器的研制与系统测试[D].南京理工大学,2006
    [16]朱荣新.雷达数字波束形成技术的研究,火控雷达技术,1997年第26期,7-12
    [17]陶玉柱,胡建旺等.软件无线电技术综述,通信技术,2011年第1期,37-39
    [18]林婧,王宏,方炜等.软件无线电的研究现状综述,计算机测量与控制,2011年第10期,2332-2334
    [19]Texas Instrument. Quard channel 14bit 125MSPS ADC with serial LVDS outputs data sheet,2007
    [20]Analog Device. Dual 14bit LVDS interface,500MSPS DAC data sheet,2007-2008
    [21]Xilinx Corporation. Virtex-5 FPGA RocketIO GTX Transceiver. User Guide,2008
    [22]Xilinx Corporation. Virtex-5 FPGA Configuration User Guide,2008
    [23]Xilinx Corporation. Virtex-5 FPGA User Guide,2008
    [24]陈旗.基于软件无线电技术的通信信号接收与数据采集系统研究,船舰可学技术,2010年第5期,59-63
    [25]范进.基于软件无线电结构的雷达数据处理单元设计,核电子学与探测技术,2010年第1期,88-92
    [26]李静.用于软件无线电中的整数倍采样率转换技术,无线电通讯,2000年卷3期,28-29
    [27]王耀.软件无线电数字前端中的采样速率转换,微处理机,2009年第5期,61-62
    [28]杨洪丰.中频窄带数字正交接收机的设计与实现,中国电子科学研究学院学报,2007年第3期,343-345
    [29]张华高.DDR源同步接口的设计与时序约束方法,计算机工程与设计,2008年4月第7期,1600-1605
    [30]曲芳等.高速数据总线测试概述,计算机与数字工程,2010年第9期,101-104
    [31]肇云波.基于FPGA高速数据采集的解决方案,现代电子技术,2007年第5期,145-151
    [32]牟华.光纤数据传输板中的ROCKETIO设计,电子技术,2007年6月,64-67
    [33]张洪峰.数字波束形成技术(DBF)在现代雷达中的应用,中国科技信息,2010年第9期,71-72
    [34]汤滟.数字下变频的抽取滤波器级联技术研究,电脑与电信,2010年第16期,54-55
    [35]洪一.数字直接中频采样处理一些问题的讨论,现代电子,1998年第4期,23-28
    [36]周凤艳.现代DBF雷达多通道接收机的实验研究,雷达科学与技术,2007年第4期,304-308
    [37]冯源.现代频率合成技术的发展与趋势,电子对抗,2010年第3期,45-49
    [38]徐润德.DDS的触发抖动引起的IQ相位突跳的研究,海军航空工程学报,2010年第3期,345-348
    [39]毛群.基于FPGA和DDS技术的正弦信号发生器设计,现代电子技术,2010年第9期,118-120
    [40]费洪磊.DDS杂散抑制分析及其LPF的设计,大众科技,2010年第5期,33-34
    [41]卢卿.基于FPGA的高效数字下变频设计,电子对抗技术,2010年第3期,77-80
    [42]苗鹏豪.软件无线电中数字下变频实现方法,数字通信,2010年第1期,74-76
    [43]Xilinx Corporation. DDS Complier DS558 User Guid,2009
    [44]孟德超,张成等.应用于软件无线电接收机中的无源下变频混频器,固体电子学研究与进展,2011年第2期
    [45]胡善清,刘峰,龙腾.Design and Realization of Phased Array Radar Optical Fiber Transmission System, Journal of Beijing Institute of Technology,2007年第1期
    [46]龙伟军,王暐,王查散.光纤传输在数字阵雷达中的应用.现代雷达,2008年第10期

© 2004-2018 中国地质图书馆版权所有 京ICP备05064691号 京公网安备11010802017129号

地址:北京市海淀区学院路29号 邮编:100083

电话:办公室:(+86 10)66554848;文献借阅、咨询服务、科技查新:66554700